Chiudi

Aggiungi l'articolo in

Chiudi
Aggiunto

L’articolo è stato aggiunto alla lista dei desideri

Chiudi

Crea nuova lista

Offerta imperdibile
Accelerating Test, Validation and Debug of High Speed Serial Interfaces - Yongquan Fan,Zeljko Zilic - cover
Accelerating Test, Validation and Debug of High Speed Serial Interfaces - Yongquan Fan,Zeljko Zilic - cover
Dati e Statistiche
Wishlist Salvato in 0 liste dei desideri
Accelerating Test, Validation and Debug of High Speed Serial Interfaces
Attualmente non disponibile
128,30 €
-6% 136,49 €
128,30 € 136,49 € -6%
Attualmente non disp.
Chiudi

Altre offerte vendute e spedite dai nostri venditori

Altri venditori
Prezzo e spese di spedizione
ibs
Spedizione Gratis
-6% 136,49 € 128,30 €
Altri venditori
Prezzo e spese di spedizione
ibs
Spedizione Gratis
-6% 136,49 € 128,30 €
Altri venditori
Prezzo e spese di spedizione
Chiudi
ibs
Chiudi

Tutti i formati ed edizioni

Chiudi
Accelerating Test, Validation and Debug of High Speed Serial Interfaces - Yongquan Fan,Zeljko Zilic - cover
Chiudi

Promo attive (0)

Descrizione


High-Speed Serial Interface (HSSI) devices have become widespread in communications, from the embedded to high-performance computing systems, and from on-chip to a wide haul. Testing of HSSIs has been a challenging topic because of signal integrity issues, long test time and the need of expensive instruments. Accelerating Test, Validation and Debug of High Speed Serial Interfaces provides innovative test and debug approaches and detailed instructions on how to arrive to practical test of modern high-speed interfaces. Accelerating Test, Validation and Debug of High Speed Serial Interfaces first proposes a new algorithm that enables us to perform receiver test more than 1000 times faster. Then an under-sampling based transmitter test scheme is presented. The scheme can accurately extract the transmitter jitter and finish the whole transmitter test within 100ms, while the test usually takes seconds. The book also presents and external loopback-based testing scheme, where and FPGA-based BER tester and a novel jitter injection technique are proposed. These schemes can be applied to validate, test and debug HSSIs with data rate up to 12.5Gbps at a lower test cost than pure ATE solutions. In addition, the book introduces an efficieng scheme to implement high performance Gaussian noise generators, suitable for evaluating BER performance under noise conditions.
Leggi di più Leggi di meno

Dettagli

2010
Hardback
194 p.
Testo in English
235 x 155 mm
1040 gr.
9789048193974
Chiudi
Aggiunto

L'articolo è stato aggiunto al carrello

Chiudi

Aggiungi l'articolo in

Chiudi
Aggiunto

L’articolo è stato aggiunto alla lista dei desideri

Chiudi

Crea nuova lista

Chiudi

Chiudi

Siamo spiacenti si è verificato un errore imprevisto, la preghiamo di riprovare.

Chiudi

Verrai avvisato via email sulle novità di Nome Autore