Chiudi

Aggiungi l'articolo in

Chiudi
Aggiunto

L’articolo è stato aggiunto alla lista dei desideri

Chiudi

Crea nuova lista

Offerta imperdibile
Analysis of Cache Performance for Operating Systems and Multiprogramming - Anant Agarwal,John L. Hennessey - cover
Analysis of Cache Performance for Operating Systems and Multiprogramming - Anant Agarwal,John L. Hennessey - cover
Dati e Statistiche
Wishlist Salvato in 0 liste dei desideri
Analysis of Cache Performance for Operating Systems and Multiprogramming
Attualmente non disponibile
118,43 €
-6% 125,99 €
118,43 € 125,99 € -6%
Attualmente non disp.
Chiudi

Altre offerte vendute e spedite dai nostri venditori

Altri venditori
Prezzo e spese di spedizione
ibs
Spedizione Gratis
-6% 125,99 € 118,43 €
Altri venditori
Prezzo e spese di spedizione
ibs
Spedizione Gratis
-6% 125,99 € 118,43 €
Altri venditori
Prezzo e spese di spedizione
Chiudi
ibs
Chiudi

Tutti i formati ed edizioni

Chiudi
Analysis of Cache Performance for Operating Systems and Multiprogramming - Anant Agarwal,John L. Hennessey - cover
Chiudi

Promo attive (0)

Descrizione


As we continue to build faster and fast. er computers, their performance is be- coming increasingly dependent on the memory hierarchy. Both the clock speed of the machine and its throughput per clock depend heavily on the memory hierarchy. The time to complet. e a cache acce88 is oft. en the factor that det. er- mines the cycle time. The effectiveness of the hierarchy in keeping the average cost of a reference down has a major impact on how close the sustained per- formance is to the peak performance. Small changes in the performance of the memory hierarchy cause large changes in overall system performance. The strong growth of ruse machines, whose performance is more tightly coupled to the memory hierarchy, has created increasing demand for high performance memory systems. This trend is likely to accelerate: the improvements in main memory performance will be small compared to the improvements in processor performance. This difference will lead to an increasing gap between prOCe880r cycle time and main memory acce. time. This gap must be closed by improving the memory hierarchy. Computer architects have attacked this gap by designing machines with cache sizes an order of magnitude larger than those appearing five years ago. Microproce880r-based RISe systems now have caches that rival the size of those in mainframes and supercomputers.
Leggi di più Leggi di meno

Dettagli

The Springer International Series in Engineering and Computer Science
1989
Hardback
190 p.
Testo in English
235 x 155 mm
1080 gr.
9780792390053
Chiudi
Aggiunto

L'articolo è stato aggiunto al carrello

Chiudi

Aggiungi l'articolo in

Chiudi
Aggiunto

L’articolo è stato aggiunto alla lista dei desideri

Chiudi

Crea nuova lista

Chiudi

Chiudi

Siamo spiacenti si è verificato un errore imprevisto, la preghiamo di riprovare.

Chiudi

Verrai avvisato via email sulle novità di Nome Autore